新闻 | 天津 | 民生 | 广电 | 津抖云 | 微视 | 读图 | 文娱 | 体育 | 图事 | 理论 | 志愿 | 专题 | 工作室 | 不良信息举报
教育 | 健康 | 财经 | 地产 | 天津通 | 旅游 | 时尚 | 购物 | 汽车 | IT | 亲子 | 会计 | 访谈 | 场景秀 | 发布系统

"津云"客户端
  您当前的位置 :北方网 > IT浪潮 > 硬件评测 > DIY 正文
关键词:

Pentium 4几个重要技术指标


http://www.enorth.com.cn  2001-08-13 14:55

  相信不少人,对于Pentium 4 CPU一定有所耳闻,下面是Pentium 4几个重要技术指标的介绍,以供参考,如有更详细的资料欢迎大家提供给我们。

  Advanced Dynamic Execution

Advanced Dynamic Execution 功能最主要的是改善了,Stall 产生的问题,这一大堆等待处理器修复的错处,如果积累太多, 就有可能对系统构成严重的影响。但是 Execution Engine提供了一个非常大的暂存容错能力,所以也减轻了因 stall 而产生出的问题,另外Execution Engine 能够暂存的指令由 P6 的 Micro Architecture 的 42 个指令,增加到126个,这就减低了在工作时脉较高时,大量资料由记忆体或 Cache 流失的问题。与此同时,也改善了 branch 的预测能力(大约是 33%). 以往 Pentium III 所储存的Branch Buffer 是 512Byte,现在 P4已增至 4KByte,由于 Branch 的容量增加,使它可以储存更多的资料。这一切都是 Net Burst 架构改善了因 mis-prediction 而导致到的严重问题。

  Hyper Pipelined Technology

在 Pentium 4 的 Net Burst 架构中,Pipeline的数目由P6架构的 10 个 stage 增加一倍达到20个,同一时脉下Pipeline 的数目为 20 个 stage,工作时相对地比 P6 原本架构的 10 个 stage 快了很多! 从pipeline 的数目增加,同样在效能上及工作时脉上得到一定的提升。

  Execution Trace Cache

Execution Trace Cache 主要是改变了一向的 L1 设计,以往 L1 Cache 的 Size 是16KB (data) + 16KB (指令)。以往的指令不会储存在 L1 Cache 内,只会作即时的解码,相比现在的 Trace Cache,它同样地会将一些指令作解码,这些指令称为微指令(micro-ops),而这些微指令能储存在 Trace Cache 之内, 无需每一次都作出解码的程序,因此 Trace Cache 能有效地增加在高工作时脉下对指令的解码能力,不过 Intel 方面并没有公布 Trace Cache 的容量,我们只知道 Trace Cache 能储存 12000 个微指令(micro-ops)。

  Rapid Execution Engine

经过架构上的重整,Pentium 4 的 Arithmetic Logic Units (ALUs) 能在每一时脉下执行两个ALUs,即在 1.4GHz 时间下,ALUs的运作速度达 2.8GHz,两组ALUs 能够在同一时脉下减少指令的处理时间,并且能有效提升运算速度。

  400-MHz System Bus

以往 Front Side Bus (FSB) 会与记忆体的工作时脉同步,但这根本不能应付更高时脉的资料传送速度的需要,所以Pentium 4 改变了原来的设计,使用全新的 Quad Pumping 技术,能够在 100MHz FSB 时提供 400MHz 的资料传送速度。采用这个技术,必须配合 Dual Channels 的 RAMBUS 记忆体,这样CPU 与记忆体之间便能提供达 3.2GB/s 的传送速度 (PC 800 RDRAM),相比133MHz FSB 的 Pentium III 只有 1.06GB/s 的 bandwidth 大了三倍之多。

  Advanced Transfer Cache

其实 ATC 已经不是首次出现的技术,在设计Pentium III Coppermine 核心时,已经将以往的 Half Speed On-Chips L2 Cache 改为 On-die Full Speed L2, Pentium 4 与 Pentium III 同样具备了 256KB 的 L2 Cache,L2 Cache 速度与 CPU 的工作时脉是同步的,即是 1.4GHz 的 P4,L2 Cache Speed 为 1.4GHz. 而它是以 32byte 的介面传送资料,以1.4GHz 的 P4 为例,L2 Cache 每秒能传送 32bytes x 1 (data transfer per clock) x 1.4GHz = 44.8GB/s 的资料,相比 Pentium III 最快的 1.13GHz,传送介面只是 16byte,所以每秒最多只能传送 18.08GB/s,足足提升了一倍以上。

  Streaming SIMD Extensions 2 (SSE2)

Net Burst 架构的出现,引身出了更加多的 MMX 技术及 SSE 的发展,所指的就是SSE2。SSE2 提供了 144 个新的 128 bit SIMD 指令,其中包含了 128bit SIMD Interger Arithmetic 及 128bit SIMD Double-Precision 浮点指令,SSE2 主要是加强对影像,语音,图像,图片处理等软件的支持。

编辑 刘炜波 中关村在线
[进入IT论坛]
请您文明上网、理性发言并遵守相关规定,在注册后发表评论。
 北方网精彩内容推荐
无标题文档
天津民生资讯
天气交通 天津福彩 每月影讯 二手市场
空气质量 天津股票 广播节目 二手房源
失物招领 股市大擂台 天视节目 每日房价
热点专题
北京奥运圣火传递和谐之旅 迎奥运 讲文明 树新风
解放思想 干事创业 科学发展 同在一方热土 共建美好家园
2008天津夏季达沃斯论坛 《今日股市观察》视频
北方网网络相声频道在线收听 2008高考招生简章 复习冲刺
天津自然博物馆馆藏精品展示 2008年天津中考问题解答
带你了解08春夏服饰流行趋势 完美塑身 舞动肚皮舞(视频)
C-NCAP碰撞试验—雪佛兰景程 特殊时期善待自己 孕期检查
热点新闻排行 财经 体育 娱乐 汽车 IT 时尚 健康 教育

Copyright (C) 2000-2021 Enorth.com.cn, Tianjin ENORTH NETNEWS Co.,LTD.All rights reserved
本网站由天津北方网版权所有